1. Simulation result
앞서 transistor를 resizing 해주고, system spec을 낮추어 주었습니다. 그 결과 시뮬레이션이 원하는 결과값을 보여주었습니다. 아래는 그 결과입니다.
쓰기 동작이 정상적으로 수행됨을 확인할 수 있었습니다.
읽기 동작이 정상적으로 수행됨을 확인할 수 있었습니다.

2. Performance summary
(1) Memory work
읽기 동작이 정상적으로 수행됨을 통해 memory가 정상적으로 작동함을 확인할 수 있었습니다.

(2) Total power consumption

평균 전력소모는 313 (uW) 로 측정되었습니다.
(3) Required time for 16 cycles of read and write operations.
read와 write의 16 cycles 동작에 요구된 시간은 12.8ns입니다.
(4) Area

저희가 만든 64bit sram의 면적은 27.15 * 31.815 (um2)입니다.
반응형
'Uni. Project > 64bit Sram Design' 카테고리의 다른 글
64bit Sram Design (7) - Resizing of transistor & Spec downgrade (0) | 2022.08.03 |
---|---|
64bit Sram Design (6) - Simulation & Post-layout simulation (0) | 2022.08.02 |
64bit Sram Design (5) - Layout Design (0) | 2022.07.14 |
64bit Sram Design (4) - Transistor Sizing (1) | 2022.07.13 |
64bit Sram Design (3) - Circuit Topology & Schematic Design (1) | 2022.07.11 |